|
题目:
雅宝题库答案:
****此区域为收费内容**** 需支付 1 知识币后可查看,1币=0.01元查看答案
雅宝题库解析:
本文主要分析了国内外在视频编解码领域的研究现状,基于H.264 标准,论述了一种去块效应滤波器硬件加速单元的设计,并应用可编程逻辑器件FPGA对本设计进行实现和验证。H.264 是ITU-T VCEG 和ISO/IEC MPEG 共同开发的视频处理标准。H.264作为代表最新技术水平的视频编码格式之一在多个方面具有优势,如统一的VLC符号编码,高精度、多模式的运动估计,基于4×4块的整数变换,分层的编码语法等。本设计使用VerilogHDL硬件语言进行设计,基于H.264 标准,实现对一个16x16宏块的去块效应滤波,包括滤波强度的选择,真实图象边界判断,滤波运算等。具体的设计过程包括:模块划分,模块间通信方式定义,子模块设计,RTL代码编写, FPGA验证。最后通过在FPGA 上的实现和验证,证明了硬件工作的正确性,并检测了硬件的性能和效率。 |
上一篇:An Investigation Methodology on: The Performance Parameters Prediction For (Buta下一篇:机轮刹车控制模型技术研究
|